力积电:多层晶圆堆叠技术获AMD采用 开发3D AI芯片
财联社9月4日电,力积电今日宣布,旗下多层晶圆堆叠技术获AMD等大厂采用,结合晶圆代工大厂的先进逻辑制程,开发高频宽、高容量、低功耗的3D AI芯片。
相关资讯
- ▣ 《半导体》力积电3D晶圆堆叠、2.5D中介层 获国际大厂采用
- ▣ 报道:台积电探索新AI芯片封装技术,允许单个晶圆放置更多组芯片
- AMD将用新芯片堆叠技术:延迟大幅减少 性能显著提升
- 微软发表两款客制化晶片 采用台积电5奈米技术
- ▣ CEVA获国民技术公司采用 支援低功耗蓝牙晶片开发
- ▣ 消息称台积电研究新的先进芯片封装技术:矩形代替圆形晶圆
- 英特尔结合晶片背部供电及直接背部接触的3D堆叠技术 延续摩尔定律
- 台积电技术论坛大谈AI 统计去年亚太地区使用超过140万片晶圆
- ▣ 苹果和英特尔将率先采用台积电最新的芯片技术
- ▣ 三星电子首次公开获得2纳米AI芯片代工大单,携手Preferred Networks采用先进GAA技术
- ▣ 《半导体》力积电推3D AI晶圆代工 估明年H2起放量
- ▣ 芯片堆叠技术又来了,这次是美国芯片,可大幅提升性能
- ▣ 消息称AMD有意跨足手机芯片领域 采用台积电3nm工艺
- ▣ AMD被曝将推出手机芯片 采用台积电3纳米工艺打造
- 中芯7奈米晶片 疑抄台积技术
- 应材推2奈米以下晶片布线技术 台积电、三星都采用
- ▣ 《电脑设备》神云旗下TYAN推高性能伺服器 采用AMD 3D V-Cache技术
- 苹果或选择与博通合作,开发采用台积电N3P工艺制造的AI芯片
- ▣ 《半导体》借重台积电、力积电 爱普实现真3D堆叠异质整合
- ▣ AI对算力要求越来越高 台积电据称研发新的先进芯片封装技术
- ▣ AMD发布新一代AI PC芯片
- ▣ AMD持续推动AI技术发展与应用
- 台积电系统级晶圆 技术再突破
- AMD发表新款AI晶片 ! 苏姿丰:不考虑台积电以外先进制程
- Synopsys和台积电最新万亿晶体管多芯片封装技术正逐步接近目标
- ▣ 英特尔押注全新堆叠叉片式晶体管技术,目标2nm
- ▣ 《科技》Ambiq采用台积电单晶片,创最佳功耗表现
- ▣ 《产业》AMD推最新AMD ROCm 6.2开源堆叠软体 助功HPC及AI效能
- ▣ 《国际产业》台积电合作20家日企 开发晶片制造技术